Design Verification 命令可检查设计中的间距、连通性、高速和平面层错误。这种高级间距检查快速准确,精度达 0.00001 英寸。通过 SailWind Router 的Design Verification 命令,您可以检查以下间距规则违规:
网络与所有对象的间距
同网络限制
最小/最大线宽
如果您还拥有可选的安全功能(如 SailWind 高速布线和 DFM),则可进行以下额外检查:
网络和管脚对长度
差分对
自动测试违规
制造检查
本课内容:
在 SailWind Layout 中检查设计规则
🙊限制
本教程需要 Verify Design 安全选项。在 SailWind Router 中,点击🖱️帮助菜单中的Installed Options以确认您是否可以继续。
😎前提
如果尚未运行,请启动 SailWind Router 并打开\SailWind Projects\Samples 文件夹中的previewrouterverify.pcb文件。
SailWind Router 包含许多高级功能,包括可选的组件规则高速设计规则支持、SMD 过孔、差分对和等长规则。使用这些高级规则的设计可以通过 SailWind Router 中的 Design Verification 命令进行检查。
SailWind Layout 不支持这些高级功能的设计验证;但是,您可以在 SailWind Layout 中访问组件规则、SMD 过孔、差分对和等长规则的检查。这样您就可以在不来回切换 SailWind Layout 和SailWind Router 的情况下查找和修正设计错误。
Options 按钮 > Design Verification 选项卡
SailWind Router 中的 Design Verification 工具会扫描设计数据库,查找所有设计规则违规。如果检测到错误,它们会以错误符号标记并在电子表格窗口中列出。
执行完整间距检查
您可以使用此选项卡上的选项设置设计验证。或者,点击🖱️ Design verification scheme name 列表中的预定义方案之一。
您可以检查整个设计或仅检查工作区中可见的部分设计。检查范围由 Conduct checks 区域决定。
如果选中✅In visible workspace only复选框,请使用缩放命令调整设计比例并设置检查区域。如果清除In visible workspace only复选框,则无论工作区中可见的区域如何,都会检查整个设计。
使用 Options 对话框中的 Display 选项卡更改对象和层的可见性。
在 Check design for 区域,选中✅Object Clearance复选框。
确保选中✅Net against all objects、Keepout restrictions和Objects against board outline复选框。清除所有其他复选框。
点击🖱️OK退出 Options 对话框。
要检查设计,请点击🖱️ Design Verification 工具栏上的Verify Design按钮。替代方法: 点击🖱️ Tools 菜单中的 Verify Design。
查看间距错误
设计中会包含错误。使用以下方法之一检查错误:
使用电子表格窗口 Errors 选项卡中显示的错误报告获取发现的错误信息。
在 Selection Filter 工具栏上,点击🖱️Errors按钮,选择设计中的错误标记,右键点击🖱️并选择Properties。将显示 Error Properties 对话框。您可以使用 SailWind Router 的布局和布线工具修正错误。
完成后,请勿保存设计副本。
您已完成设计验证教程。